当前位置:首页 >> 工学 >>

2010微机原理练习题a1


微机原理练习题
第二章 数制和码制
1、在计算机内部,一切信息的存取、处理和传送都是以( )形式进行的 A BCD 码 B ASCII 码 C 十六进制 D 二进制度 2、在下面几个不同进制的数中,最大的数是( ) A 1000010B B 0FEH C 50 D 75Q 3、在下面几个不同进制的数中,最小的数是( ) A 10000010B A 容易实现 A 二进制数 二、填空题 1、与 101110.11 等值的十六进制数是( ) 2、与 4A9EH 等值的二进制数是( 3、已知 X=-65H,若用 8 位二进制数表示,则[X]原=( 4、已知 X=-3H,若用 8 位二进制数表示,则[X]原=( 5、ASCII 码是用( )个字节来表示一个字符。 )种不同的字符。 6、7 位二进制代码最多能表示( ) ) ,则[X]补=( ) ,则[X]补=( ) ) 。 B 78 C 81Q C 书写方便 D 0A7H D 可进行二值逻辑运算 D 不带符号数的二进制形式 4、计算机采用二进制数,是因为( ) B 算术四则运算规则简单 B 十六进制数 5、计算机常用的 BCD 码是( ) C 二进制编码的十进制数

7、已知字符‘D’的 ASCII 码为 01000100,字符‘G’的 ASCII 码为() 。 8、单精度浮点数的定义为:31 位是符号位,1 表示该数为负,0 反之。30-23 位,一共 8 位 是指数位。22-0 位,一共 23 位是尾数位,浮点数 0 0 110 0000 110 0000 0000 0000 0000 0000 表示的数的大小为 选择:1)D 2)B 。 位数,精度决定于位数。 5)C 3)11000001、10111111 7)01000111 8)0.75×2
96

9、浮点数的能表示数的数量级决定于 3)C 4)AD 填空:1)2E.C 2)100101010011110 4)10000011、11111101 5)1 6)128

9)阶码,尾数

第 1 章微机系统概述、第 3 章微处理器与存储器组织、第 6 章存储器练习题 一、选择题 1、微型计算机是指以( )为基础,配以存储器以及输入/输出接口电路和相应的辅助电路 而构成的裸机。 A 运算器 2、 ( B 控制器 C 微处理器 B 运算器、寄存器 D 存储器 C 控制器、寄存器 B 8 B 字节 C 16 C字 D 输入输出设备 D 32 D 字长 )和内存储器合称为主机。

A 运算器、控制器

3、Intel 8086 是( )位处理器。A 4 4、 )是计算机的最小的数据单元 A 位 ( A 算术运算 B 逻辑运算

5、在微型计算机中,微处理器的主要功能是进行( ) C 算术运算、逻辑运算
1

D 算术逻辑运算及全机控制

6、计算机软件系统一般分为( ) A 编译程序和解释程序 B 操作系统和应用软件 A 外存储器和外围设备 C 外存储器和输出设备 B 加法器 B 数据库管理系统和数据库系统 D 系统软件和应用软件 B 外存储器、输入/输出设备 D 输入/输出设备 ) C 指令队列 D 内部通用寄存器

7、通常计算机系统中的外围设备是指( )

8、8086/8088 微处理器内部能够计算出访问内存储器的 20 位物理地址的附加机构是( A ALU 9、8086CPU 外部的数据总线和地址总线分别为( )位 A 16,16 A DS 和 SI A 时钟周期 A 运算器和控制器 C 寄存器组和标志寄存器 B 20,16 B BX 和 BP B 总线周期 C 16,20 )中 C ES 和 DI C 总线读周期 ) 。 D CS 和 IP D 20,20

10、指令代码的地址存放在(

11、CPU 执行指令过程中,BIU 每完成一次对存储器或 I/O 端口的访问过程,称为( D 总线写周期 12、8086 微处理器被设计成两个独立部件,它们是( D 分析指令和执行指令部件 B 装有将要执行的下一条指令的段内地址 D 装有当前正在执行指令的段内地址 ) B 纠正当前指令执行的正确与错误 D 决定是否停机 ) D SS

) 。

B 执行部件 EU 和总线接口部件 BIU

13、8086CPU 中 IP 的作用是( ) A 保存放置在数据总线上的数据 C 保存被译码的指令操作码 A 检查当前指令执行的正确与错误 C 产生影响或控制某些后续指令所需的标志

14、8086CPU 中标志寄存器的主要作用是(

15、以下段寄存器中用于存放程序代码段地址的是( A CS B DS C ES 16、以下寄存器中用于存放程序代码段地址的是( ) A SI B DI C SP ) D IP D IP

17、以下寄存器中用于堆栈指针的是( A SI B DI C SP

18、8086 微处理器是 16 位处理器是指: ) ( A 数据总线与内部寄存器为 16 位 B 地址总线与内部寄存器为 16 位 C 数据总线地址总线都为 16 位 D 数据总线、地址总线与内部寄存器都为 16 位 19、80386 微处理器是 32 位处理器是指: ) ( A 数据总线与内部寄存器为 32 位 B 地址总线与内部寄存器为 32 位 ) C 数据总线地址总线都为 32 位 D 数据总线、地址总线与内部寄存器都为 32 位 20、16 位的处理器一次数据读(或写)操作与数据总线间传递的字节个数为: ( A1 B2 BBBCA C 16 DCAAB D 32

CACAC DBBCD 二、填空题

2

1、微处理器的(

)决定了 CPU 和存储器或 I/O 设备一次能交换数据的位数。 )为单位存放数据。 )的位数 )两个独立部件 ) 、标志寄存器、运算器 ALU 和暂存器组成。

2、微型计算机所有存储器和 I/O 接口都是以( 3、地址空间的大小决定于( 4、8086 微处理器被设计成( 5、CPU 执行部件 EU 由( 如果 IF=(

6、在标志寄存器 FLAGS 中,中断允许标志 IF 表示系统是否允许响应外部的可屏蔽中断, ) ,则表示允许响应。 )字节。 )四段。 )寄存器及地址指针和变址寄存器两组 ) ,用 16 进制表示的地址范围为( ) 。 )为单位组织的。 7、8086 系统中,把可直接寻址的 1MB 内存空间分为称作“段”的逻辑区域,每个段的物 理长度最大为( 别为( 10、8086 的存储器是以( 12、 ( 8、8086 微处理器把 1MB 的存储空间可看成一组存储段,各段的功能由具体用途而定,分 9、8086 的 8 个 16 位通用寄存器分为( 11、8086 可寻址的存储器空间容量为(

)地址是存储单元的实际地址编码。 )两部分组成。 ) 。

13、逻辑地址由(

14、逻辑地址 8100:120A 表示的物理地址为(

15、 I/O 接口 )是保证信息和数据在 CPU 与 I/O 设备之间正常传送的电路。 ( 1)位数 7)64K 2)字节 3)地址线 4)EU 和 BIU 5)通用寄存器 9)数据 10)字节 14)8220A 6)1

8)数据段、代码段、堆栈段、附加段 12)物理

11)1M,00000~FFFFF 三、判断题:

13)段地址和偏移地址

1、存储容量 1KB 表示 2 的 10 次幂个存储单元。 2、存储容量 1KB 表示 1000 个存储单元。 3、存储容量 1MB 表示 1024×1024 个存储单元。 4、存储容量 1MB 表示 2 的 20 幂个存储单元。 5、存储容量 1MB 表示约 100 万个存储单元。 6、存储容量 1GB 表示约 2 的 30 幂个存储单元。 7、逻辑地址是存储单元的实际地址编码。 8、内部存储器段与段之间不可覆盖重叠。 9、一个 I/O 端口有唯一的 I/O 地址与之对应。 10、地址总线的条数即为地址码的位数。 1、按照存取速度和用途可以把存储器分为 2、微机系统的内存储器用来存放 称为 。一般使用 存储器件。 , 简称为 。 ,由 。 构成,简称为 。 。简 TFTTTT TFFTT

3、把通过系统总线直接与 CPU 相连,具有一定容量、存取速度的存储器称为 4、 把通过接口电路与系统相连、 存储容量大而速度较慢的存储器称为 常使用 。 乘以
3

5、存储容量一般使用能存储的

表示的。

6、4096×16 表示的存储器的字长为

,存

字, 。 。 。

字节

7、随机存储器主要采用 MOS 工艺制成,可分为 8、半导体存储按存取方式不同,分为 9、随机读写存储器按信息存储方式可分为 成读写存储器。 和 和

10、 RAM 的原理是利用基本存储电路排成阵列, 再加上

电路和

电路就可一构

1)内存储器和外存储器 2)程序、数据等信息,半导体存储器,内存 3)内存储器,内存,半导体 4)外部存储器,外存 ,磁介质或光介质存储器 5)字数,字长 6)16,4096(4K) ,8192(8K) 7)静态存储器 SRAM 和动态存储器 DRAM 8)只读存储器 ROM,随机存取存储器 RAM 9)SRAM,DRAM 10)地址译码,读写控制 11、对于一个 SRAM 芯片存储单元个数与每个存储单元的位数分别对应于 A 地址线条数、数据线条数 B 数据线条数、地址线条数 C 控制线条数、数据线条数 D 地址线条数、控制线条数 12、动态 RAM 是利用 来存储信息的。 13、确定存储器芯片容量的关系式是: A 字数×数据线位数 B 字长×数据线位数 C 单元数×数据线位数 D 单元数×字长 14、某一 RAM 芯片,其容量为 1024×8 地址线为 地端之外,芯片还需 引出线 条,数据线 4 条。 根,数据线有 根,除电源端和

15、Intel2114 是容量为 1K×4 的 SRAM,地址线条数为 16、某一存储芯片如图所示, 脚属于数据线,当 CS 为 引脚属于地址线, 引

电平时,该存储器芯片处于

静止状态并与外部总线完全隔离, 与 WE 两引脚输入 CS 皆为低电平时,存储芯片处于 数据状态,当 CS 为低电 平 WE 高电平时,存储器为 数据状态。 11)A 12)电容 13)B 14)10,8,读写控制 15)10,4

16)A0~A9,I/O1~I/O4,高,写,读 17、写出以下英文缩写的含义: MOS 金属氧化物半导体 态…… ;ROM 可编程只读存储器 RAM 随机存取存储器 ;SRAM 静态…… ;DRAM 动 只读存储器 ;EEPROM ;PROM 可编程只读存储器 电可擦可编程只读存储器; ;EPROM 可擦

18、以下存储器存储的信息在芯片制造时就已经确定了的是:B A.RAM B.掩膜 ROM C.PROM D.E2PROM 19、 由字长短的存储芯片可通过 并联, 数据线分别引出的方法组成字长长的存储芯片。 引出,仅片选端 CS 分别引出。

20、存储芯片字数的扩充采用地址线、数据线、控制线

4

21、当 Intel6116 控制线 CS 、OE 、WE 等于 001 时表示存储器处于 线 CS 、 OE 、 WE 等于 010 时表示存储器处于 18)B 19) 地址线、控制线 20)并联 工作方式。

工作方式,当控制

21) 读,写

22、简要描述存储芯片的扩展方法 答:存储芯片的扩展包括位扩展、字扩展、字位同时扩展三种情况 位扩展:位扩展是指存储芯片的字(单元)数满足要求而位数不够,需要对每个存储单元数 进行扩展。扩展的方法是将每片的地址线、控制线并联,数据线分别引出。位扩展的特点是 存储器的单元数不变,位数增加。 字扩展:字扩展是指存储芯片的位数满足要求而字(单元)数不够,需要对存储单元数进行 扩展。扩展的原是将每个芯片的地址线、数据线、控制线并联,仅片选端分别引出,以实现 每个芯片占据不同的地址范围。 字位同时扩展:先进行位扩展构成存储芯片组,再对芯片组进行字扩展。 第3章 1、微处理器级总线和系统总线之间的接口逻辑电路称为 2、微机系统的总线按照功能分为 3、微机系统的总线按照层次可分为 压是 。 条引脚。 方式,共占 。 。38 页 。 引脚。 。 。 ,电源输入端采用的电 。

4、8086CPU 的引脚中,用于接地的有 个,时钟信号输入端是 5、8086CPU 的 20 条地址总线、16 条数据总线共占用 6、为减少引脚 8086CPU 的地址总线和数据总线采用

7、8086CPU 的最小工作方式与最大工作方式的公共引脚是 8、在 8086CPU 系统总线结构中,用于地址锁存的芯片是 9、在 8086CPU 系统总线结构中,用于控制数据收发的芯片是 10、8086CPU 最小工作方式中,总线控制信号是由 12、当 8086CPU 的 MN/MX 接地时,处理器工作在 处理机系统。 提供的。

11、在 8086CPU 最小工作方式构成的系统,用于支持系统工作的三个器件是

。38 页

方式,用于构成多处理机系统和协

13、同最小方式 8086 系统配置比较,最大方式系统增加了一片专用的 的控制信号均由 产生。 。

。42 页

14、8086CPU 最大工作方式中,对存储器和 I/O 端口进行读写的命令信号和对 8282、8286 15、已知一 CPU 主频为 200MHz,则该 CPU 的时钟周期为 16、8086 的一个基本总线周期包含 个时钟周期,分别称为 17、处在基本时钟周期中的总线状态称为 状态。 18、一个指令周期包含若干总线周期。 19、空闲状态是指总线接口单元 BIU 处于空闲状态。 20、当 8086CPU 的 RESET 引脚有复位信号时,CPU 结束当前操作,并对处理器标志寄存 器、IP、DS、SS、ES 及指令队列置 0,将 CS 设置为 FFFFH,当复位信号变为低电平时, CPU 从 处执行程序,该程序主要是由 指令构成。



5

21、CPU 执行指令过程中,BIU 每完成一次对存储器或 I/O 的访问,称为 A 时钟周期 B 总线周期 C 总线读周期 D 总线写周期 22、8086CPU 最大方式中,控制总线的信号来自 A.8282 B.8284 C.8288 D.8286 1)I/O 接口 2)AB、DB、CB 3)片内总线、芯片级总线、系统总线 4) 2,CLK,5V 5)20 6) 分时复用,20 7)MN/MX 8)8282 9)8286 10)CPU 直接 11)时钟收发器 8284、地址锁存器 8282、数据收发器 8286 12)最大 13)总线控制芯片 8288 14)总线控制芯片 8288 15)0.005μs (5ns) 16)4,T1、T2、T3、T4 17)T 18)对 19)对 20)FFFF0,转移 21)B 22)C 第 4/5 章 指令系统、寻址方式、汇编语言程序设计 1、思考题与习题 4 第 16 题 P154,要求写出指令注释并指出该程序段的功能 CLD MOV CX,10 LEA LEA REP 个单元. 2、思考题与习题 4 第 20 题 P154:试编写程序段,根据 AL 中的内容决定程序的走向,若 位 0 等于 1,其他为为零,转向 LAB1;若位 1 是 1,其他位为 0,则转向 LAB2;若位 2 为 1,其他位为 0,则转向 LAB3;若位 0 至位 2 都是 1,则顺序执行,假定所有的转移都是短 程转移。 CMP AL, 00000001B JE LAB1 ;DF 复位,使串操作按加地址方式进行; ;置串操作重复次数

SI, First ;确定串操作的源操作数地址 DI, Second;确定串操作的目的操作数地址 MOVSB ;字节串传送

程序段功能:将数据段 First 为首地址的 10 个字节数据传送至附加段 Second 为首地址的 10

CMP AL, 00000010B JE LAB2

CMP AL, 00000100B JE LAB3

CMP AL, 00000111B JNE …… JMP NEXT LAB1: …… JMP NEXT LAB2: …… JMP NEXT NEXT

6

LAB3: …… NEXT: …… 3、思考题与习题 5:第 21 题 START: MOV MOV JC BX,16 CX,0

AGAIN:SHL AX,1 WEI1 INC CH DEC BX CMP BX,0 JE OVER JMP AGAIN WEI1:INC CL DEC BX CMP BX,0 JE OVER JMP AGAIN OVER:…… 4、简述汇编语言程序的编辑、汇编与连接各过程的含义与结果。 答:汇编语言程序在机器上运行必须经以下几个过程: ⑴编辑源程序 首先利用编辑程序将编写好的源程序通过键盘送入计算机并以 ASCII 码的形式存入内存缓 冲区,将修改好的源程序在磁盘上建立源程序文件,汇编语言源文件名的扩展名必须为 ASM。 ⑵汇编源程序—>生成目标文件 利用汇编程序对已编辑好的源程序文件进行汇编,将源程序文件中以 ASCII 码表示的助记 符指令逐条翻译成机器码指令, 并完成源程序中的伪指令所指出的各种操作。 最后可在盘上 建立 3 个文件: 扩展名为 .OBJ 的目标文件 扩展名为 .LST 的列表文件 扩展名为 .CRF 的交叉索引文件 汇编程序是系统提供的用于汇编的系统软件,可以用宏汇编程序 MASM。 ⑶连接程序:进行连接时,其输入有两个部分: 一是目标文件(.OBJ) 另一是库文件(.LIB) 连接后输出两个文件,一是扩展名为 .EXE 的可执行文件,另一个是扩展名为 MAP 的内存 分配文件。 ⑷程序的调试: 连接后产生的可执行文件(.EXE)是可以运行的文件,在正式运行前,可用调试程序 DEBUG
7

进行调试 5、用记事本观察某文件的内容如下图,该文件属什么文件?在什么过程产生的?

答:内存分配文件/MAP 文件;在连接目标程序的过程中产生的 将 OBJ 文件连接成 EXE 文件过程中产生的(连接过程) 6、根据以下 DEBUG 程序运行的窗口内容回答问题:

(1)被调试文件名是 hblx.exe ; (2)当前已显示了执行了哪些命令?R 命令和 U 命令 (3)被调试程序第 2 条指令的逻辑地址是什么?该指令属于几字节指令?写出该指令的指 令码。1114:0003;2 字节指令;8ED8 即 1000111011011000 (4)据被调试程序第 1、第 3 两条指令的机器码,写出以下指令的机器码(16 进制数表示) MOV AX,003CH B83C00 (5)写出程序前 4 条指令的二进制机器码。 B80E11 8ED8 B80911 8ED0 第7章 1、数据 I/O 控制的基本方式有 程序控制、 中断控制 口 。
8



DMA 、IOP 四种方式。 I/O

2、把外围设备同微型计算机连接起来实现数据传送的控制电路称为 I/O 接口 ,简称

3、一个控制系统,当主设备发生异常时,需向 CPU 告警,请求处理,否则将会危及工作人 员的生命及设备的安全,此警告线应接到 8086CPU 的 NMI 中断请求信号引脚上。 4、在输入输出地址空间中,占据一个输入输出地址的寄存器称为:B A 接口 B 端口 C 串行口 D 数据口 5、在微型计算机系统中,高速外设与内存储器进行批量数据传送时,应采用 D A 无条件传送 B 程序查询控制 C 中断控制 D 直接存储器存取 6、微型计算机的 DMA 操作是 D A 有 CPU 控制数据的传送过程 BCPU 中的寄存器暂存 DMA 的各种命令 C 由 DMA 控制器产生读写命令 DCPU 对 DMA 初始化,由 DMAC 控制数据传送 7、CPU 从端口读入数据的指令一般格式 107 页 8、对于字符串输出指令 OUTS,源操作数地址为 DS:SI 指明的存储单元,目的操作数 地址为 DX 指明的端口。 9、对于字符串输出指令 OUTS,源操作数地址为 DS:SI 指明的 存储单元 ,目的操作数 地址为 DX 指明的 端口 。 10、DMA 方式不是靠执行 I/O 指令,数据不经过 CPU 内的任何寄存器。对 11、从硬件上来讲,I/O 接口包括主机板上的 I/O 接口芯片 、 总线插槽 的 板卡 。 12、I/O 接口电路一般包含状态、数据、控制三类端口 简答与论述分析 1、简述接口与端口的概念,并说明两者之间的关系。 答:接口:界于主机和外设之间的缓冲电路; 端口:接口中可以进行寻址读写的寄存器件,简称口; 一个接口往往含有几个端口,CPU 通过输入/输出指令向这些端口取或存信息。端口主要有 三类:一类为状态口,一类为命令口(或控制口) ,一类为数据口。 CPU 通过输入指令从状态口获取外设的状态信息,通过输出指令从命令口发出控制命令, 控制外设的工作。通过输入/输出指令可以从数据端口与外设交换数据。因此说,计算机主 机与外设之间交换信息都是通过接口中的 I/O 端口来实现的。 第8章 1、可屏蔽中断与非可屏蔽中断属于 A A 外部硬中断 B 内部中断 C 异常中断 D 软中断 2、微处理器用于接受可屏蔽外部中断请求信号的引脚为 B A NMI B INTR C TEST D HOLD 和具体外设 IN acc, port ,字输入时目的地址为 AX 。

3、中断处理过程中的断点保护方法是将 CS、IP、PSW 的内容 进栈 。 4、在微机系统中引入中断技术,可以 C A 提高外设速度 B 减轻主存负担 C 提高处理器的效率 D 增加信息交换的精度 5、CPU 响应中断请求的时刻是在 B A 执行完正在执行的程序后 B 执行完正在执行的指令以后 C 执行完本时钟周期后 D 执行完正在执行的机器周期以后
9

6、8086CPU 响应可屏蔽中断的条件是 B A IF=0,TF=0 B IF=1,TF=1 C IF=0,TF 无关 7、中断的优先级的顺序是 D A 可屏蔽中断,不可屏蔽中断,内部中断 B 不可屏蔽中断,可屏蔽中断,内部中断 C 内部中断,可屏蔽中断,不可屏蔽中断 D 内部中断,不可屏蔽中断,可屏蔽中断 5、以下 Iintel 芯片属于外中断控制器芯片的是 C A 8086 B 8286 C 8259A D 8088

D IF=1,TF 无关

6、系统总线就是主机板上接到扩充插槽接点上的信号线。对 7、标出 ISA 总线中以下引脚的含义: SA0~SA19:系统地址总线 SD0~SD15:系统数据总线 DRQx:DMA 传送请求 IRQ3~IRQ7,IRQ9~IRQ14:中断请求端

DACK x :DMA 传送应答
第x章 1、微机系统的时钟信息、软硬盘驱动器类型等系统配置与工作参数信息存储于 CMOS 中。 2、BIOS 芯片中包含的程序模块包括基本输入输出的程序 、系统设置信息、开机后自检程序 、系
统自启动程序 4 个模块。

3、ROM BIOS 中的 统配置信息。

系统设置 程序模块,其功能是装入或更新 CMOS RAM 中保存的系

1、Intel 公司的微处理器家族中,首次属于 32 位的微处理器:D A 8086 B 80186 C 80286 D 80386
注:Intel 公司生产的 80386,80486,MMX Pentium,PentiumⅡ以及 PentiumⅢ都属于 32 位微处理器

2、80486 微处理器的通用寄存器的位数是:C A8 B 16 C 32 D 64 4、Intel 公司的 80286 以上微处理器家族中,具有( 实模式 )与保护模式的工作方式。 5、80486 微处理器有 1 条指令流水线,Pentium 微处理器有 2 条指令流水线 注:指令流水线
指令步骤的并行。将指令流的处理过程划分为取指、译码、计算操作数地址、取操作数、执行指令、 写操作数等几个并行处理的过程段。这就是指令 6 级流水时序。在此流水线中,处理器有六个操作部件, 同时对这六条指令进行加工,加快了程序的执行速度。目前,几乎所有的高性能计算机都采用指令流水线。

6、80386 及以后的微处理器的 RISC(Reduced Instruction Set Computing:精简指令集)设 计理论要点是之一是采用 流水线 技术,扩大了并行处理范围。 RISC 的设计要点为: ①选取使用频度最高的一些简单指令和很有用但并不复杂的指令; ②指令的长度固定, 指令格式种类少,寻址方式种类少; ③只有取数/存数指令访问存储器,其余指令操作 都在寄存器之间进行; ④采用指令流水线操作,实现指令并行操作;⑤大部分指令在一 个时钟周期内完成; ⑥CPU 中通用寄存器的数目相当多;⑦以硬布线控制为主,不用或少 用微程序控制,以加快指令执行速度 8、程序员编程可用的空间称为 虚拟空间 ,主存储器的实际空间称为 物理空间 。

9、虚拟地址即逻辑地址,是由程序指明的访问地址。对
10


赞助商链接
相关文章:
同济大学2009-2010(1)微机原理期终试题(A B卷)含答案
同济大学2009-2010(1)微机原理期终试题(A B卷)含答案_工学_高等教育_教育...A1 A0 芯片 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ...
同济大学2009-2010(1)微机原理期终试题(A+B卷)含答案
同济大学2009-2010(1)微机原理期终试题(A+B卷)含答案 隐藏>> 同济大学课程考核...A1 A0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 RAM1 0...
2008微机原理试题A1答案葛玉荣
灯下的诗贡献于2010-09-30 0.0分 (0人评价)暂无用户评价 我要评价 ...2008微机原理试题A1答案葛玉荣 微机原理微机原理隐藏>> 信息 座号 期末考试 考试...
微机原理试题A卷参考答案和评分标准(装备)
2010─201 2010─2011 学年 第 1 学期 10 《微机原理及应用》课程考试试卷(...低 2 位 A1、A0 由内部编码产生 4 个字节选择信号 BE3 ~ BE 0 ,以选择...
学生-微机原理试题2010答案
微机原理期末测试题(1) 40页 免费 2010微机原理试题及答案 26页 5财富值 微机...(3 分) D7~D0 /RD /WR A0 A1 8086 CPU D7~D0 /RD /WR A0 A1 D...
学生-微机原理试题2010
2010-2011 学年 1 微机原理与接口技术 学期 课程考试试题 一、 1. 选择题(...(注:通专 081-4 班不做 8253 部分) D7~D0 /RD /WR A0 A1 8086 CPU...
微机原理习题及答案
微机原理习题册第 1 章 数制和码制 1.将下列十...(2)1FA0:0A1F (3)267A:B876 解: (1)段...(20102) =7856H ,( 21200 )=4C2AH ,(21202 ...
2010微机原理与接口技术
微机原理与接口技术复习20... 40页 2财富值 2010微机原理与接口技术1 4页 1...(IOA0~IOA1), 总线接口模块输出的片选使能信号 IOY0,8 个发光二极管 L1~...
华南农业大学微机原理课期末试题1 2009-2010微机原理试卷B
同济大学2009-2010(1)微机... 7页 2财富值 华南农业大学微机原理题卷 6页 ...A1 0/1 A0 0/1 CN0 3D0, CN1 3D1, CN2 3D2, CW,3D3 ---...
微机原理2011练习题AA
微机原理2010练习题 微机原理2010练习题 2010 一、填空题 1、微机系统由硬件和...从8255的PA口读出 数据时, 以下 WR RD A1 A0其各位的电平为___ . 8255 PA...
更多相关标签: